VLSI라는 용어는 수천 개의 IC를 결합하여 집적 회로 (IC)를 설계하는 'Very Large Scale Integration Technology'를 의미합니다. 트랜지스터 논리적으로 단일 칩으로 다른 논리 회로 . 이러한 IC는 기존 IC가있는 회로와 비교할 때 결국 점유 회로 공간을 줄입니다. 계산 능력과 공간 활용은 VLSI 설계의 주요 과제입니다. VLSI 프로젝트를 구현하면 학생과 연구원에게 도전적이고 밝은 경력이 열립니다. VLSI의 새로운 트렌드 영역 중 일부는 필드 프로그래밍 가능 게이트 어레이 애플리케이션 (FPGA), ASIC 설계 및 SOC. 이 분야에서 진지하게 프로젝트를 찾고있는 학생들을 위해 VLSI 프로젝트의 일부 목록이 아래에 나와 있습니다. 이 기사에서는 FPGA, Xilinx, IEEE, Mini, Matlab 등을 기반으로하는 VLSI 프로젝트에 대한 개요를 설명합니다. 이 프로젝트는 공학 학생, M.tech 학생에게 매우 유용합니다.
공학 학생을위한 VLSI 프로젝트
전자 공학 학생들을위한 초록이 포함 된 VLSI 프로젝트는 아래에서 설명합니다.
VLSI 프로젝트
1). 3D 리프팅 기반 이산 웨이블릿의 변환
이 프로젝트는 데이터 손실없이 이미지 코딩을 사용하여 고정밀 이미지를 제공하는 데 도움이됩니다. 이를 달성하기 위해이 프로세스는 3D 개별 웨이블릿 VLSI 아키텍처의 변환에 따라 리프팅 필터를 구현합니다.
2). 고속 하드웨어를 통해 효율적으로 4 비트로 SFQ 멀티 플라이어 설계
이 프로젝트는 주로 4 비트 SFQ 기반의 수정 된 부스 인코더 (MBE)를 구현하는 데 사용됩니다. 승수 . 이 승수는 기존의 부스 인코더와 비교할 때 우수한 성능을 제공합니다. 이 프로젝트는 주로 임계 지연 응용 프로그램에 사용됩니다.
삼). 효율적인 영역의 스마트 카드에 사용되는 암호화 프로세서
이 프로젝트는 다음에서 사용되는 개인 및 공개 키가 지원하는 세 가지 암호화 알고리즘을 구현하는 데 사용됩니다. 스마트 카드 매우 안전한 사용자 확인 및 데이터를 제공하기위한 애플리케이션 통신 .
4). 스퓨리어스 전력 억제 방법을 사용한 고속 또는 저전력 승수
이 제안 된 시스템은 마지막 계산 결과에 영향을 미치지 않는 불필요한 데이터 전송을 피하기 위해 산술 단위의 쓸모없는 잘못된 신호를 필터링합니다. 이 시스템은 저전력 및 고속 데이터 전송을 달성하기 위해 승수에 SPST 방법을 사용합니다.
5). 무손실 데이터 알고리즘의 압축 및 압축 해제
이 프로젝트는 주로 PDLZW (Parallel Dictionary LZW) 알고리즘 기능과 무손실 데이터 압축 및 무손실 압축 해제 애플리케이션 모두에 사용되는 Adaptive Huffman 유형 알고리즘에 따라 2 단계 하드웨어 아키텍처를 위해 구현됩니다.
6). 에너지 효율적인 WSN을 위해 복잡성이 낮은 터보 디코더의 아키텍처
제안 된 시스템은 LUT-Log-BCJR의 분해 알고리즘을 기본 ACS (Add Compare Select) 작업으로 분해하여 WSN의 데이터 전송 전반에 걸쳐 총 에너지 소비를 줄이는 데 사용됩니다.
7). 이미지의 임펄스 노이즈를 효율적으로 제거하기위한 VLSI 아키텍처
이 제안 된 시스템은 임펄스 노이즈로 인해 손상 될 가능성을 피하기 위해 시각적으로 이미지 품질을 향상시키는 데 주로 사용되어 에지 보존 필터를 사용하여 효율적인 VLSI 아키텍처를 구현했습니다.
8). 멀티미디어 압축에 사용되는 인 메모리 프로세서의 아키텍처
이 제안 된 시스템은 프로세서 이미지 압축, 엄청난 단일 명령어 적용을 통한 비디오, 다중 데이터 개념 및 명령어 단어를 지원하는 멀티미디어 애플리케이션을 메모리에 저장합니다.
9). 저전력 무선 OFDM 시스템을위한 심볼 레이트를 사용한 타이밍 동기화 기술
이 제안 시스템은 주로 무선 OFDM (Orthogonal Frequency Division 멀티플렉싱 ) 클록의 도움으로 전체베이스 밴드의 전력을 감소시켜 시스템 발전기 위상 조정 가능 및 동적 샘플 타이밍 컨트롤러.
10). SPST Adder 및 Verilog를 사용한 누산기 기반 저전력 및 고속 승수 구현
이 프로젝트는 MBE (수정 된 부스 인코더)에서 전원의 잘못된 억제 방법을 수용하여 저전력 및 고속 MAC (승 수기 및 누산기)를 설계하는 데 사용됩니다. 이 설계를 사용하면 전체 스위칭의 전력 손실을 피할 수 있습니다.
11). RFID 기술로 충돌 방지를 가능하게하는 로봇 프로세서 설계 및 구현
제안 된 시스템은 주로 다중 로봇 환경에서 로봇의 물리적 충돌을 피하기 위해 충돌 방지 기능이있는 로봇 프로세서를 구현하는 데 사용됩니다. 이 알고리즘은 주로 VHDL 및 RFID 기술을 사용하여 구현됩니다.
12). 단열 방식을 이용한 전력 효율이 높은 논리 회로 설계
이 시스템은 기존의 CMOS 설계를 통해 비교했을 때 단열 방식으로 효율적으로 논리 회로 설계를 보여줍니다. NAND 및 NOR 게이트 . 단열 방법을 사용하면 네트워크 내의 전력 손실을 줄일 수있을뿐만 아니라 부하 커패시터 내에 저장된 에너지를 재활용 할 수 있습니다.
삼). 시스템 컴퓨팅 속도 향상을위한 암호화 시스템
이 프로젝트의 주요 목적은 FPGA를 사용하여 AES 알고리즘을 구현하여 컴퓨팅 속도를 향상시키기 위해 데이터 전송 보안을 강화하는 것입니다. 따라서이 시뮬레이션과 수학적 설계는 VHDL 코드를 사용하여 수행 할 수 있습니다.
14). AHM 또는 고급 고성능 버스의 IP 블록
이 프로젝트는 주로 Advanced의 아키텍처를 설계하는 데 사용됩니다. 마이크로 컨트롤러 AHBN (Advanced High-Performance Bus)을 사용하여 버스 (AMB). 이 프로젝트는 마스터 및 저장과 같은 블록을 구현하여 VHDL 코드로 설계 할 수 있습니다.
15). 다중 채널이있는 DSM 기반 다중 모드 RF 트랜시버
이 시스템은 주로 Delta-Sigma 변조기를 사용하여 다중 모드 송신기 및 수신기 아키텍처와 RF 다중 채널을 설계하는 데 사용되었습니다. 이 제안 시스템은 VHDL 언어를 사용하여 두 가지 아키텍처를 구현합니다.
16). 비동기 전송 모드를 사용하는 녹아웃 스위치의 집중 장치
이 프로젝트를 사용하면 VHS 및 VHDL과 같은 도구를 사용하여 비동기 전송을 기반으로하는 녹아웃 스위치를 설계 할 수 있습니다. 이 녹아웃 스위치는 가상 회로 패킷의 네트워크와 데이터 그램 응용 프로그램에서 사용할 수 있습니다.
17). 비동기 회로 동작 합성
이 프로젝트는 주로 비동기 회로에 사용되는 행동 합성 기술을 제공하는 데 사용됩니다. 발사 및 비동기 구현과 같은 템플릿은 모두 디자인의 주요 요소입니다.
18). AHB의 호환 메모리 컨트롤러를 사용한 AMBA 설계
이 프로젝트는 AMBA (Advanced Microcontroller Bus Architecture)에 따라 SRAM 및 ROM과 같은 메인 메모리를 사용하여 시스템 메모리를 제어하는 MC (메모리 컨트롤러)를 설계하는 데 사용됩니다.
19). 캐리 트리 가산기 구현
VLSI 설계를 기반으로 한 캐리 트리 가산기는 일반적인 이진 가산기와 대조적으로 최고의 성능 가산기로 불립니다. 이 프로젝트에 의해 구현되는 가산기는 스패닝 트리, 코게 스톤 및 스파 스 코게 스톤입니다.
20). CORDIC 디자인 기반 고정 각도 회전
이 제안 된 시스템의 주요 개념은 고정 각도를 사용하여 벡터를 회전하는 것입니다. 이 각도는 게임, 로봇 공학, 이미지 처리 이 프로젝트를 이용하면 CORDIC (좌표 회전 디지털 컴퓨터)의 설계에 의해 특정 각도를 사용하여 벡터 회전이 가능합니다.
21). 룩업 테이블의 분산 산술을 사용한 FIR 필터 설계
이 제안 된 시스템은 주로 FIR 필터 승수 대신 3 차원 룩업 테이블의 분산 산술을 사용하여 설계함으로써 성능. 따라서이 디자인은 FPGA 및 Xilinx와 같은 소프트웨어를 사용하여 구현할 수 있습니다.
22). 고속 및 저전력 조건부 푸시 풀 펄스 래치
이 프로젝트는 새로운 토폴로지를 사용하여 주로 VLSI 시스템에 사용되는 에너지 효율적인 고성능 펄스 래치를 실행하는 데 사용됩니다. 이 토폴로지는 주로 조건부 펄스 발생기를 통해 두 개의 분할 레인을 사용하여 구동되는 최종 단계 푸시-풀에 의존하기 때문입니다.
23). SPIHT의 산술 코더 VLSI 아키텍처
본 제안 시스템은 FPGA에 따른 고속 아키텍처로 SPIHT (Set Partitioning in Hierarchical Tree) 이미지 압축에서 산술 코딩 방법의 처리량을 향상시킵니다.
24). FPGA 기반 ECG 신호의 노이즈 억제
이 프로젝트는 각각 91 및 7 샘플 포인트 크기를 가진 두 개의 중앙값 필터를 통해 ECG 신호 내의 노이즈를 포함하는 데 사용됩니다. 따라서이 프로세스는 FPGA 설계 VHDL 코드를 기반으로합니다.
25). 저비용의 VLSI 기반 고성능 이미지 스케일링 프로세서
이 프로젝트는 더 적은 메모리와 고성능으로 VLSI 기반 이미지 스케일링 프로세서를위한 알고리즘을 구현하는 데 사용됩니다. 제안 된 시스템 설계는 주로 필터, 재구성 가능한 동적 방법 및 하드웨어 공유를 결합하여 비용을 절감합니다.
26). 수축기 어레이 아키텍처를 효율적으로 설계 및 구현
이 프로젝트의 주요 개념은 수축기 배열 승수에 사용되는 하드웨어 모델을 설계하는 것입니다. 이 배열은 주로 VHDL 플랫폼의 도움으로 이진 곱셈을 실행하는 데 사용할 수 있습니다. 제안 된 시스템 설계는 FPGA 및 Isim 소프트웨어를 사용하여 구현할 수 있습니다.
27). VHDL 코드를 사용한 QPSK 설계 및 합성
QPSK 주요 변조 방법 중 하나입니다. 이 방법은 위성 라디오의 응용 분야에 사용됩니다. 이 변조 기술은 가역 논리 게이트를 통해 구현할 수 있습니다. QPSK 기술의 설계는 VHDL 코드를 사용하여 수행 할 수 있습니다.
28). 고속 DDR SDRAM 컨트롤러 설계 및 구현
제안 된 시스템은 임베디드 시스템의 회로와 DDR SDRAM 사이에서이 데이터를 동기화하기 위해 고속으로 버스트 데이터를 전송하는 DDR SDRAM 컨트롤러를 설계하는 데 사용됩니다. VHDL 언어를 사용하여 코드를 개발할 수 있습니다.
29). 32 비트 RISC 프로세서 설계 및 구현
이 프로젝트의 주요 개념은 32 비트를 구현하는 것입니다. RISC (축소 된 명령어 세트 컴퓨터) XILINK VIRTEX4와 같은 도구의 도움으로. 이 프로젝트에서는 5 단계 파이프 라이닝 방법을 사용하여 단일 CLK 사이클에서 모든 명령을 실행할 수있는 곳마다 16 개의 명령 세트가 설계되었습니다.
30). AHB와 OCP 간의 버스 브리지 구현
제안 된 시스템은 공통 프로토콜과 표준 프로토콜 사이의 버스 브리지를 설계하는 데 사용됩니다. AHB (Advanced High-performance Bus) 및 OCP (Open Core Protocol)와 같은 통신 프로토콜은 다음과 같은 응용 분야에서 매우 널리 사용됩니다. SoC (시스템 온칩) .
공대생을위한 VLSI 프로젝트 아이디어
공학 학생을위한 FPGA, MatLab, IEEE 및 Mini 프로젝트를 기반으로하는 VLSI 프로젝트 목록은 다음과 같습니다.
M. Tech 학생을위한 VLSI 프로젝트
M. Tech Students를 기반으로 한 VLSI 프로젝트 목록에는 다음이 포함됩니다.
- 항공 우주 애플리케이션에 사용되는 영역 효율적이고 신뢰성이 높은 RHBD 기반 I0T 메모리 셀 설계
- CLK 및 데이터 복구 회로에 사용되는 다단계 Half-Rate가있는 위상 검출기
- 정밀 애플리케이션에 사용되는 저전력 및 고속 비교기
- 고성능 및 통합 멀티플렉서를 갖춘 게이트 전압 레벨 변환기
- 고성능의 CNTFET 기반 삼항 가산기
- 저전력의 크기 비교기 설계
- 지연 분석을위한 전류 모드가있는 임계 값 논리 게이트 설계
- 저전력 및 고성능으로 설계된 혼합 논리 라인 디코더
- 수면 컨벤션 로직 테스트 가능성 설계
- 고속 및 전력 효율적인 듀얼 전원 애플리케이션 용 전압 레벨 시프터
- 저전력 및 저전압 Double-Tail 비교기 설계 및 분석
- 신호 피드 스루 방법을 사용하여 저전력으로 펄스 트리거되는 플립 플롭 설계
- 런타임 재구성 가능한 FET를 기반으로 한 효율적인 회로 설계
- 저전력의 크기 비교기 설계
- 전류 모드 임계 값이있는 로직 게이트 설계의 지연 분석
그만큼 FPGA 기반 VLSI 프로젝트 공학 학생 및 CMOS VLSI 디자인 미니 프로젝트 아래에 나열되어 있습니다.
- SRAM 기반 FPGA를위한 SEU 강화 회로 설계 및 특성화
- FPGA에서 사용되는 컴팩트 멤 리스터 기반 CMOS 하이브리드 LUT 설계 및 잠재적 애플리케이션
- 거리 측정을위한 초음파 센서 기반 FPGA 구현
- Spartan6 FPGA를 사용한 부스 멀티플라이 어용 FPGA 구현
- Spartan3 FPGA를 사용한 리프팅 기반 이산 웨이블릿 변환
- FPGA를 사용하는 로봇 공학의 ARM 컨트롤러
- 다중 채널이있는 FPGA 기반 UART
- FPGA를 이용한 ECG 신호 노이즈 억제
- UTMI 기반 FPGA 구현 및 USB 2.0 프로토콜 레이어
- Spartan3 FPGA로 중앙값 필터 구현
- AES 알고리즘 기반 FPGA 구현
- Spartan 3an으로 FPGA 구현을위한 PIC 기반 보안 경보 시스템
- 원격 감지 시스템 용 컨트롤러 설계를위한 FPGA 구현
- 선형 및 형태 학적 이미지 필터링을 사용하는 FPGA의 이미지 처리 키트
- Spartan3 FPGA 기반 의료 융합 이미지 구현
목록 VHDL 코드를 사용하는 VLSI 미니 프로젝트 다음을 포함합니다.
- VLSI를 사용하는 고속 비교기
- VLSI를 사용하는 부동 소수점의 승수
- 바이너리에서 그레이로의 VLSI 기반 변환
- 디지털 필터
- VLSI 기반 CLK 게이팅
- 베다 승수
- VLSI를 사용하는 CMOS FF
- VLSI를 사용하는 병렬 프로세서의 아키텍처
- VLSI 기반 Full Adder
- VLSI 기반 DRAM / Dynamic Random Access Memory 설계
- VLSI 기반 SRAM 레이아웃
- VLSI 기반 디지털 신호 프로세서
- VLSI 기반 멀티플렉서
- VLSI 기반 MAC Unit 설계
- VLSI 기반 차별화 요소
- VLSI 기반 FFT 또는 고속 푸리에 변환
- VLSI 기반 이산 코사인 변환 아키텍처
- VLSI19를 사용한 16 비트 승수 설계
- FIFO 버퍼의 VLSI 기반 설계
- VLSI 기반 고속 가속기
MATLAB 및 Xilinx를 사용하는 VLSI 프로젝트
Xilinx를 사용하는 MATLAB 및 VLSI 프로젝트를 기반으로하는 VLSI 프로젝트 목록은 다음과 같습니다.
- MATLAB을 사용한 CDMA 모뎀 설계 및 분석
- FPGA 및 MATLAB 기반 분석에서 VHDL을 사용한 FIR 필터 설계
- ModelSim 및 Matlab 또는 Simulink 기반 자동차 엔지니어링 용 시스템 시뮬레이션
- Ripple Carry & Carry Skip과 같은 Xilinx 기반 가산기
- 32 비트 부동 소수점 기반 산술 단위
- 부동 소수점 기반 ALU
- 32 비트 기반 RISC 프로세서
- 직교 코드의 컨볼 루션 기능
- Xilinx 및 Verilog 기반 자동 판매기
- 256 비트의 Xilinx 기반 병렬 접두사 가산기
- Xilinx를 사용한 상호 인증 프로토콜
- Xilinx를 사용한 로직 테스트를위한 단일 사이클을 사용한 액세스 구조
- Xilinx를 사용하는 UTMI 및 프로토콜 레이어 기반 USB2.0
- Xilinx FPGA를 사용한 데이터 압축 및 압축 해제 구성
- Xilinx 4000 기반 BIST 및 Spartan 시리즈 기반 FPGA
- MATLAB 및 VLSI 기반 IIR 필터
- MATLAB을 사용한 FIR 필터
IEEE 프로젝트
그만큼 IEEE VLSI 프로젝트 목록 아래에 나열되어 있습니다.
- 블루투스를 이용한 VLSI 기반 무선 홈 자동화 시스템
- VLSI의 효율적인 아키텍처를 사용하여 이미지 내 임펄스 노이즈 제거
- 멀티미디어 압축을위한 프로세서-인-메모리 아키텍처
- 클라우드 및 IoT를 이용한 온도 시스템 모니터링
- IFFT 및 FFT를 사용한 OFDM 시스템 구현
- Verilog를 사용한 해밍 코드 설계 및 구현
- Gabor 필터를 이용한 VHDL 기반 지문 인식
- 근사 접근 방식에 따라 ROM으로 산술 함수 재 매핑
- 저전력 애플리케이션에서 패리티 검사 코드 디코더의 고효율 및 저밀도 성능 분석
- 파이프 라인 Radix-2k의 피드 포워드를 사용하는 FFT 아키텍처
- 고성능 CMOS 기술을 사용하는 VLSI 애플리케이션을위한 플립 플롭 설계
- 분산 산술에 의한 조회 테이블을 사용한 FIR 필터 설계
- VLSI 기반 저비용 및 향상된 이미지 스케일링 프로세서
- 3GPP LTE를 사용한 고급 터보 인코더 및 디코더의 ASIC 구현 및 설계
- 저전력 및 고속 조건부 푸시 풀 펄스 래치
- 저전력 스캔 테스트의 향상된 스캔
- SPIHT 용 산술 코더 VLSI 아키텍처
- UART 용 VHDL 구현
- 드롭 아웃이 낮은 VLSI 기반 전압 조정기
- 향상된 비교기 체계를 사용한 플래시 ADC 설계
- 복합 상수 지연 로직 스타일을 사용한 저전력 승수 설계
- 고성능 및 저전력의 더블 테일 비교기
- 쓰기 버퍼 및 가상 메모리에 따른 고성능 플래시 스토리지 시스템
- 슬리피 스택 접근 방식에 기반한 저전력 FF
- HDL에 구현 된 저전력 BIST를위한 LFSR 전력 최적화
- Verilog HDL을 사용한 자동 판매기 설계 및 구현
- LP-LSFR을 사용한 3-Weight 패턴 생성에 기반한 어큐뮬레이터 설계
- 고속 및 저 복잡성을 갖춘 리드 솔로몬 디코더
- 더 빠른 Dadda 승수 설계 기법
- FM 라디오의 디지털 복조 기반 수신기
- BIST 체계를 사용한 테스트 패턴 생성
- 고속 파이프 라인으로 VLSI 아키텍처 구현
- 버스 기능을 사용한 온칩 버스 OCP 프로토콜 설계
- 고주파 위상 고정 루프에 사용되는 위상 주파수 검출기 및 차지 펌프 설계
- VHDL을 사용한 캐시 메모리 및 캐시 컨트롤러 설계
- 저전력 3-2 및 4-2 가산기 압축기의 ASTRAN 기반 구현
- 온칩 설계를 사용한 선불 전기 요금 시스템
- 로직 셀 및 전력 분석을 이용한 오버랩 구현
- 미리보기 가산기 VHDL을 사용한 다양한 비트 성능 분석
- Wi-Fi MAC을 사용한 데이터 링크 계층 설계 프로토콜
- 모듈 식 산술로 상호 인증 프로토콜을위한 FPGA 구현
- FPGA 및 가변 듀티 사이클을 사용한 PWM 신호 생성
실시간 프로젝트
목록 VLSI 실시간 프로젝트 주로 VHDL 코드를 사용하는 VLSI 미니 프로젝트와 ECE 엔지니어링 학생을위한 VLSI 소프트웨어 프로젝트가 포함됩니다.
- TSV를 사용하여 이기종 3D DRAM 아키텍처에서 SRAM 행 캐시의 실용적인 통합
- 클러스터 기반 필드 프로그래밍 가능 게이트 어레이의 지연 오류 진단을위한 내장 자체 테스트 기술
- 복잡한 승수의 ASIC 설계
- 임펄스 노이즈를 효율적으로 제거하기위한 저비용 VLSI 구현
- FPGA 기반 공간 벡터 PWM 3 상 유도 전동기 구동 용 제어 IC
- OFDM 기반 WLAN을위한 자동 상관기 및 CORDIC 알고리즘의 VLSI 구현
- 고해상도 위성 이미지를 사용한 자동 도로 추출
- 질병 감지를 위해 Gabor 필터를 사용한 이미지 분할을위한 VHDL 설계
- 에너지 효율적인 무선 센서 네트워크를위한 낮은 복잡성 터보 디코더 아키텍처
- FPGA 구현을 사용한 직교 코드 컨볼 루션 기능 개선
- 부동 소수점 ALU의 설계 및 구현
- 고정 회전 각도를위한 CORDIC 디자인
- FPGA 칩에 NAND 플래시 컨트롤러를 구현하기위한 제품 리드 솔로몬 코드
- 네거티브 커패시턴스 회로를 사용한 통계적 SRAM 읽기 액세스 수율 개선
- 모바일 시스템에서 MIMO 네트워크 인터페이스의 전원 관리
- 데이터 암호화를위한 데이터 암호화 표준 설계
- 저전력 및 면적 효율적인 캐리 선택 가산기
- VHDL 코드를 사용한 UART의 합성 및 구현
- Fused Floating-Point Add-Subtract Unit에 대한 개선 된 아키텍처
- SDR 용 RF 출력과 함께 델타-시그마 변조를 사용하는 FPGA 기반 1 비트 전체 디지털 송신기
- 높은 오류율 전송을 위해 BCH 디코더에서 체인 검색 사용 최적화
- Verilog HDL 및 FPGA를 사용한 DS-CDMA 송신기의 디지털 설계
- 효율적인 수축기 어레이 아키텍처의 설계 및 구현
- VLSI 기반 로봇 역학 학습 알고리즘
- 스퓨리어스 전력 억제 기법을 사용한 다목적 멀티미디어 기능 유닛 설계
- AHB와 OCP 간 버스 브리지 설계
- 비동기 회로의 동작 합성
- FPGA 기반 수정 Viterbi 디코더의 속도 최적화
- I2C 인터페이스 구현
- 고급 스퓨리어스 전력 억제 기술을 사용한 고속 / 저전력 승수
- 능동적 누설 감소 및 게이트 산화물 신뢰성을 위해 전원 게이트 회로의 가상 공급 전압 클램핑
- 소프트웨어 정의 라디오를위한 FPGA 기반 전력 효율적인 채널 라이저
- 이미지 보안 및 인증을위한 디지털 카메라의 VLSI 아키텍처 및 FPGA 프로토 타이핑
- 실내 로봇의 동작 개선
- 다중 프로세서 시스템 온 칩을위한 온칩 순열 네트워크의 설계 및 구현
- 저전력 무선 OFDM 시스템을위한 심볼 레이트 타이밍 동기화 방법
- VHDL / VLSI를 사용하는 DMA 컨트롤러 (직접 메모리 액세스)
- MIMI-OFDM 수신기 용 CORDIC 기반 아키텍처를 사용하는 재구성 가능한 FFT
- 멀티미디어 / DSP 애플리케이션을위한 스퓨리어스 전력 억제 기술
- 디지털 이미지 워터 마킹에서 BCH 코드의 효율성
- 듀얼 데이터 속도 SD-RAM 컨트롤러
- Verilog HDL을 사용하여 지문 인식을위한 Gabor 필터 구현
- 1 개의 삽입 속도를 통해 중복성을 개선하기 위해 인식 표준 셀 라이브러리를 통해 실용적인 나노 미터 스케일 중복 설계
- 무손실 데이터 압축 및 압축 해제 알고리즘과 하드웨어 아키텍처
- 다중 비트 소프트 오류 수정을위한 프레임 워크
- Viterbi 기반의 효율적인 테스트 데이터 압축
- OFDM 용 FFT / IFFT 블록 구현
- VLSI 프로그레시브 코딩에 의한 웨이블릿 기반 이미지 압축
- Jpeg를위한 2d DCT / IDCT 아키텍처가없는 완전 파이프 라인 멀티 플라이어의 VLSI 구현
- 동기 순차 회로의 FPGA 기반 오류 에뮬레이션
따라서 이것은 마지막 해 프로젝트 주제를 선택하는 데 도움이되는 엔지니어링, M.Tech 학생을위한 VLSI 프로젝트 목록에 관한 것입니다. 이 목록을 살펴 보는 동안 귀중한 시간을 보낸 후, VLSI 프로젝트 목록에서 선택한 프로젝트 주제를 선택하는 데 상당히 좋은 아이디어를 얻었다 고 생각합니다. 명부. 이 프로젝트에 대한 자세한 내용과 도움이 필요하면 아래의 의견 섹션에 편지를 보내주십시오. 여기에 질문이 있습니다. VHDL은 무엇입니까?
사진 크레딧
- VLSI 프로젝트 세트 테크